158722
No cover
Book
In basket
(Monografia / Wydział Elektroniki i Informatyki. Politechnika Koszalińska, ISSN 0239-7129 ; nr 291)
1. Układy pracujące w trybie prądowym 1.2. Technika analogowa w procesach technologicznych dedykowanych dla układów cyfrowych 1.3. Porównanie układów pracujących w trybie napięciowym oraz w trybie prądowym 1.4. Elementarne układy analogowe w technice prądowej 1.5. Układy elementarne pracujące w czasie ciągłym 1.5.1. Konwejor prądu 1.5.2. Źródło prądowe 1.5.3. Komparator prądowy 1.5.4. Sumator prądów wejściowych 1.5.5. Układ mnożący przez dwa 1.6. Układy elementarne pracujące w czasie dyskretnym 1.6.1. Przełączane źródło prądowe 1.6.2. Przełączany sumator 1.6.3. Przełączany układ mnożący przez dwa 1.6.4. Układ opóźniający 1.6.5. Układ całkujący 1.6.6. Układ różniczkujący 2. Współczesne przetworniki a/c wykonywane w technologii CMOS 2.2. Parametry określające statyczne właściwości przetworników a/c 2.3. Parametry określające dynamiczne właściwości przetworników a/c 2.4. Rodzaje i klasyfikacja przetworników a/c 2.4.1. Przetworniki o dużej rozdzielczości przetwarzania 2.4.1.1. Przetwornik z kompensacją wagową 2.4.1.2. Przetwornik algorytmiczny 2.4.1.3. Przetwornik z modulatorem Sigma-Delta 2.4.2. Przetworniki o dużej szybkości przetwarzania 2.4.2.1. Przetwornik potokowy 2.4.2.2. Przetwornik równoległy jednostopniowy 2.4.2.3. Przetworniki równoległe dwu- i wielostopniowe 2.5. Porównanie wybranych parametrów podstawowych rodzajów przetworników a/c 3. Przetworniki a/c pracujące z częstotliwością Nyquista w trybie prądowym 3.2. Algorytmiczny przetwornik a/c 3.3. Kompensacyjny przetwornik a/c 3.3.1. Architektura kompensacyjnego przetwornika a/c w trybie prądowym 3.3.2. Układ opóźniający sygnał prądowy o jeden okres przetwarzania 3.3.3. Komparator prądu 3.3.4. Prądowe źródła odniesienia 3.3.5. Klucze sterowane przez rejestr przesuwny 3.3.6. Realizacja układowa kompensacyjnego przetwornika a/c działającego w trybie prądowym 4. Przetworniki a/c pracujące z nadpróbkowaniem w trybie prądowym 4.2. Przetwornik a/c z modulatorem Sigma-Delta pierwszego rzędu 4.3. Przetworniki a/c z modulatorami Sigma-Delta wyższych rzędów 4.4. Rozdzielczość przetwornika a/c z modulatorami Sigma-Delta 4.5. Przetwornik a/c z modulatorem Sigma-Delta z przełączanymi transkonduktorami pracujący w trybie prądowym 4.5.1. Układ pamiętający pierwszej generacji ze wzmacniaczem transkonduktancyjnym 4.5.2. Układ pamiętający drugiej generacji ze wzmacniaczem transkonduktancyjnym 4.5.3. Wzmacniacz transkonduktancyjny 4.5.4. Integrator drugiej generacji ze wzmacniaczami transkonduktancyjnymi 4.5.5. Komparator prądu 4.5.6. Jednobitowy prądowy przetwornik c/a 4.5.7. Układ eksperymentalny ASIC z przetwornikami a/c z modulatorem Sigma-Delta 4.5.8. Wyniki pomiarów parametrów dynamicznych, eksperymentalnych przetworników a/c z modulatorami Sigma-Delta, w trybie prądowym 5. Potokowy przetwornik a/c z korekcją błędów niezrównoważenia komparatorów 5.2. Potokowy przetwornik a/c ze stopniami o rozdzielczości 1,5 bita 5.2.1. Układ próbkująco-pamiętający 5.2.2. Układy ADC o rozdzielczości 1,5 i 2 bitów 5.2.3. Układ DAC o rozdzielczości 1,5 bita 5.2.4. Źródło prądu referencyjnego 5.2.5. Układ mnożący prąd przez dwa 5.2.6. Rejestry przesuwne i układ korekcji wyjściowego kodu cyfrowego 5.3. Potokowy przetwornik a/c ze stopniami o rozdzielczości 2,5 bita 5.3.1. Układy ADC o rozdzielczości 2,5 i 3 bitów 5.3.2. Układ DAC o rozdzielczości 2,5 bita 5.3.3. Układ mnożący prąd przez cztery 5.3.4. Rejestry przesuwne i układ korekcji wyjściowego kodu cyfrowego 5.4. Pomiary potokowych przetworników a/c ze stopniami o rozdzielczości 1,5 oraz 2,5 bita 6. Metody projektowe - zastosowanie układów FPAA do szybkiego prototypowania przetworników a/c 6.2. Prototypowanie algorytmicznego przetwornika a/c 6.2.1. Struktura i algorytm działania prototypowanego algorytmicznego przetwornika a/c 6.2.2. Realizacja układowa algorytmicznego przetwornika a/c o rozdzielczości 6 bitów 6.2.3. Realizacja układowa ulepszonej wersji algorytmicznego przetwornika a/c o rozdzielczości 6 bitów z wyjściowym kodem cyfrowym Gray‘a 6.3. Prototypowanie potokowego przetwornika a/c ze stopniami 1,5 bita 6.3.1. Struktura i algorytm działania prototypowanego potokowego przetwornika a/c ze stopniami 1,5 bita 6.4. Prototypowanie przetwornika a/c z modulatorem Sigma-Delta 6.4.1. Prototyp przetwornika a/c z modulatorem Sigma-Delta trzeciego rzędu 6.4.2. Prototyp przetwornika a/c z modulatorem Sigma-Delta trzeciego rzędu ze sprzężeniem wyprzedzającym 6.4.3. Prototyp przetwornika a/c z dwustopniowym modulatorem Sigma-Delta trzeciego rzędu 6.4.4. Wyniki pomiarów prototypów przetwornika a/c z modulatorem Sigma-Delta 7. Zastosowanie prototypu przetwornika a/c w przetwarzaniu obrazów 2D 7.2. Realizacja prototypu potokowego przetwornika a/c dedykowanego do cyfrowego systemu przetwarzania obrazów 2D 7.3. Stanowisko pomiarowe do testowania systemu cyfrowego przetwarzania obrazów w czasie rzeczywistym 7.4. Wyniki działania systemu dla rzeczywistych obrazów obiektów astronomicznych
Availability:
Wypożyczalnia
There are copies available to loan: sygn. 146044 N (1 egz.)
Notes:
General note
ISSN 0239-7129 oraz nr 291 odnosi się do pierwotnego tytułu serii: Monografie / Wyższa Szkoła Inżynierska w Koszalinie.
Bibliography, etc. note
Bibliografia przy rozdziałach.
The item has been added to the basket. If you don't know what the basket is for, click here for details.
Do not show it again

Deklaracja dostępności